Deskripsyon
Ang CoolRunner-II 64-macrocell device gidisenyo alang sa taas nga performance ug ubos nga power applications.Gipahulam niini ang pagtipig sa kuryente sa mga high-end nga kagamitan sa komunikasyon ug taas nga tulin sa mga aparato nga gipadagan sa baterya.Tungod sa ubos nga gahum sa stand-by ug dinamikong operasyon, ang kinatibuk-ang kasaligan sa sistema gipauswag.Kini nga device naglangkob sa upat ka Function Blocks inter-connected sa usa ka ubos nga gahum Advanced Interconnect Matrix (AIM).Ang AIM nagpakaon sa 40 ka tinuod ug nagsuporta sa mga input sa matag Function Block.Ang Function Blocks naglangkob sa usa ka 40 sa 56 P-term PLA ug 16 macrocells nga adunay daghang mga configuration bits nga nagtugot alang sa kombinasyon o rehistradong mga paagi sa operasyon.Dugang pa, kini nga mga rehistro mahimong i-reset sa tibuok kalibutan o preset ug i-configure isip D o T flip-flop o isip D latch.Adunay usab daghang mga signal sa orasan, ang mga tipo sa termino sa global ug lokal nga produkto, gi-configure sa matag macrocell nga sukaranan.Ang mga configuration sa output pin naglakip sa slew rate limit, bus hold, pull-up, open drain, ug programmable grounds.Ang usa ka Schmitt trigger input anaa sa matag input pin nga basehan.Dugang sa pagtipig sa mga estado sa output sa macrocell, ang mga rehistro sa macrocell mahimong ma-configure ingon nga "direkta nga pag-input" nga mga rehistro aron magtipig mga signal direkta gikan sa mga pin sa input.Ang clocking kay anaa sa global o Function Block nga basehan.Tulo ka global nga mga orasan ang magamit alang sa tanan nga Function Blocks ingon usa ka dungan nga gigikanan sa orasan.Ang mga rehistro sa Macrocell mahimong tagsa-tagsa nga i-configure aron makagahum hangtod sa zero o usa ka estado.Ang usa ka global set/reset control line anaa usab sa asynchronously set o reset pinili nga mga rehistro sa panahon sa operasyon.Dugang lokal nga orasan, dungan nga orasan-enable, asynchronous set/reset, ug output makapahimo signal mahimong maporma gamit ang mga termino sa produkto sa usa ka per-macrocell o per-Function Block nga basehan.Ang DualEDGE flip-flop nga bahin magamit usab sa matag macrocell nga basehan.Gitugotan niini nga bahin ang taas nga pasundayag nga sunud-sunod nga operasyon base sa mas ubos nga frequency clocking aron makatabang sa pagpakunhod sa kinatibuk-ang konsumo sa kuryente sa aparato.Ang CoolRunner-II 64-macrocell CPLD kay I/O compatible sa standard LVTTL ug LVCMOS18, LVCMOS25, ug LVCMOS33.Kini nga device usab 1.5VI/O compatible sa paggamit sa Schmitt-trigger inputs.Ang laing bahin nga makapadali sa paghubad sa boltahe mao ang I/O banking.Duha ka I/O nga mga bangko ang anaa sa CoolRunner-II 64A macrocell device nga nagtugot sa sayon nga interfacing sa 3.3V, 2.5V, 1.8V, ug 1.5V nga mga himan.
Mga detalye: | |
Hiyas | Bili |
Kategorya | Mga Integrated Circuit (ICs) |
Naka-embed - Mga CPLD (Komplex nga Programmable Logic Devices) | |
Si Mfr | Xilinx Inc. |
Sunod-sunod nga | CoolRunner II |
Pakete | Tray |
Kahimtang sa Bahin | Aktibo |
Matang sa Programmable | Sa System Programmable |
Panahon sa Paglangan tpd(1) Max | 6.7 ns |
Supply sa Boltahe - Internal | 1.7V ~ 1.9V |
Gidaghanon sa Logic Elements/Blocks | 4 |
Gidaghanon sa Macrocells | 64 |
Gidaghanon sa mga Ganghaan | 1500 |
Gidaghanon sa I/O | 64 |
Operating Temperatura | 0°C ~ 70°C (TA) |
Type sa Pag-mount | Ibabaw nga Mount |
Pakete / Kaso | 100-TQFP |
Supplier Device Package | 100-VQFP (14x14) |
Numero sa Base nga Produkto | XC2C64 |